Search Results (Date:" [2006\-01\-01T00\:00\:00Z TO 2006\-12\-31T00\:00\:00Z] ", Author:"Santiago Emilio Acha Alegre")

Resultados de la Navegación (1406)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 1 de 29

Páginas:    1 2 3 4 5 6 7 8 9 10  siguiente › última »

  Search Relevance Visitas Descargas
Circuito derivador RC. (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 306 47
Proceso de conversión de expresiones en sumas de productos a puertas NOR. (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 279 35
DAC de 8 bits basado en la red R-2R.1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 238 50
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 297 69
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 349 80
Problema propuesto 2.3.2 (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 267 74
Circuito de un sumador paralelo de 2 bits (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 324 73
Decodificador 2-4 (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 243 58
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..4 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 340 78
Interfaz CMOS a TTL mediante puerta en drenador abierto y pull-up (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 322 52
Circuito que permite el cambio de nivel a flanco de subida activo de una señal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  4.17 254 52
Problema propuesto 5.5.2 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 213 77
Circuito que permite el cambio de nivel a flanco de subida activo de una señal. (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 223 55
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 401 59
Monoestable disparado por flanco construido a partir de inversores lógicos. (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 288 47
Sumador/Restador. Comparador de números binarios de 4 dígitos. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 1120 184
Funciones Lógicas. Función AOI. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 404 96
Circuito combinacional que controla una máquina cortadora de papel..2 (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 344 79
Problema propuesto 5.9.3 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 213 63
Problema propuesto 3.5 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 253 70
Problema propuesto 5.13.g4 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 216 49
Problema propuesto 5.4.8 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 189 65
Función de 4 variables simplificada y su circuito lógico (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 250 57
Circuito combinacional que controla dos almacenes de 8 compartimentos cada uno. (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 291 51
Problema propuesto 5.9.3 (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 200 56
Circuito comparador binario de 4 bits mediante restador binario en complemento a uno (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 518 86
Convertidor BCD a 7 segmentos. Conversor con el c.i 7448 apagado (mod). (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 500 86
Minimización de una función lógica de 3 variables (tabla de verdad) (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 353 53
DAC de 8 bits de resistencias ponderadas (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 273 57
Esquema del cicuito de un registro de desplazamiento universal (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 562 112
Conversión a puertas NAND en circuitos con más de dos niveles alternados. (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 293 59
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 319 55
Aplicación de puerta OR: subcircuito de alarma. (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 348 76
Biestable J-K asíncrono (tabla de verdad) (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 716 101
Funciones Lógicas. Función OR. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 372 90
Problema propuesto 6.4.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 199 59
Implementación de funciones lógicas. Detector de números binarios (4 dígitos) menores de 2 y mayores a 9 [0]. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 275 85
Monoestable disparado por flanco construido a partir de inversores lógicos. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 260 70
Circuito combinacional que controla una máquina cortadora de papel. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  4.17 388 77
Simplificación de una función lógica de 3 variables (método de Karnaugh).2 (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 398 59
Circuito biestable D síncrono activo por flanco de subida. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  4.17 345 68
Circuito sumador-restador de 4 bits.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 303 48
Circuito secuencial asíncrono que controla la cabeza lectora de un DVD .2 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 339 70
Complementador a dos. (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 192 40
Circuito biestable R-S síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 286 68
Comportamiento de una puerta lógica OR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 240 46
Circuito que permite elegir el nivel activo de una señal..2 (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 246 60
Problema propuesto 5.10 (Requiere Plataforma OrCAD 9.1 ó superior)  4.17 190 53
Estructura interna de una unidad aritmético-lógica. Operación aritmética A+A·B. (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 318 72
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  4.17 359 76

Página 1 de 29

Páginas:    1 2 3 4 5 6 7 8 9 10  siguiente › última »